Caso você tenha um iPhone, este link é de um programa pago para Mapas de Karnaugh.
terça-feira, 6 de março de 2012
Mapas de Karnaugh
Em nossa aula de ontem, dia 5/03/2012, introduzimos o estudo de Mapas de Karnaugh com 2, 3 e 4 variáveis.
Agora estamos enviando alguns links úteis para complemento do que foi feito em aula:
Agora estamos enviando alguns links úteis para complemento do que foi feito em aula:
- Nossa primeira indicação é um programa em Javascript, que deve ser testado.
Basta clicar na seleção do tipo de mapa, com duas, três ou quatro variáveis e escolher a configuração desejada na tabela. O Mapa sai automáticamente, com a respectiva expressão booleana já simplificada. Basta então testar seus conecimentos sobre o porque da simplificação obtida. Fica em http://www.ee.calpoly.edu/media/uploads/resources/KarnaughExplorer_1.html - Tutorial via Web sobre Mapas de Karnaugh: http://www.inf.ufsc.br/ine5365/mapkarn.html
- Documento em PDF sobre Mapas de Karnaugh a quatro variáveis. Chamamos a atenção para o final do documento, onde se fala sobre estados opcionais que, quando existentes, auxiliam a simplificar as funções: http://www.estv.ipv.pt/paginaspessoais/ffrancisco/sd0506/05km.pdf
- Da PUC de São Paulo, Applet de Mapa de Karnaugh a quatro variáveis para download e que já anunciamos em sala. Observemos que o símbolo usado para negação de uma variável é a barra transversa, /, isto é, /A significa Não A. Em: http://www.pucsp.br/~logica/MapaKarnaugh.htm
- Na Wikipédia, em Inglês, página sobre Mapas de Karnaugh: http://en.wikipedia.org/wiki/Karnaugh
- Mesmo tema em Português, de forma abreviada: http://pt.wikipedia.org/wiki/Mapa_de_Karnaugh
terça-feira, 14 de fevereiro de 2012
Arquitetura de Computadores - Unidade I
As transparências das aulas dos dias 13/02/2012 e seguintes estão no SlideShare. Você poderá baixá-las clicando no link acima.
Não se esqueça de visitar a página da Wikipedia citada no post anterior, e cuja leitura já recomendamos em sala: Sobre a Arquitetura MIPS.
Não se esqueça de visitar a página da Wikipedia citada no post anterior, e cuja leitura já recomendamos em sala: Sobre a Arquitetura MIPS.
domingo, 12 de fevereiro de 2012
Arquitetura de Computadores - Curso Introdutório
Este blog destina-se a veicular notícias, publicação de material e informações relativas a nosso curso sobre Arquitetura de Computadores lecionado na PUC Minas para nossos alunos do Curso de Sistemas de Informação, Unidade Betim.
Embora existam posts anteriores, este é o primeiro direcionado exclusivamente para o novo curso do 1o. Semestre de 2012.
Nossa proposta, a qual consta da ementa do curso, tem início com conceitos gerais sobre a arquitetura MIPS, e nas primeiras aulas serão dadas noções importantes sobre Sistemas Digitais, Códigos, Circuitos Combinacionais e Sequenciais, Decodificadores e Multiplexadores, elementos estes fundamentais para aprofundamento em aulas posteriores. O curso se destina a apresentar gradualmente a importante arquitetura MIPS, de ampla utilização em sistemas industriais e embarcados, e amplamente utilizado para fins didáticos.
O Que é MIPS?
MIPS, acrônimo para Microprocessor without interlocked pipeline stages (Microprocessador sem estágios interligados de pipeline - não confundir com o outro significado de "MIPS"), é uma arquitetura de microprocessadores RISC desenvolvido pela MIPS Computer Systems.
O MIPS é uma arquitetura de processadores RISC desenvolvida pela MIPS Computer Systems. Em meados de 1990s estimou-se que um em cada três microprocessadores RISC era MIPS.
Os processadores MIPS são usados em aplicações tais como:
- Computadores da Silicon Graphics;
- muitos sistemas embarcados;
- Dispositivos com Windows CE;
- Roteadores da Cisco
- Videogames como Nintendo 64 e PlayStation.
- Fonte: Wikipedia. Consulte a página correspondente na Enciclopédia para aprofundamento sobre a Arquitetura MIPS.
sexta-feira, 4 de junho de 2010
Nova Familia de Processadores Intel Core 2010
Os computadores não são todos criados da mesma maneira!
Pela primeira vez, existe uma família inteligente de processadores que proporciona desempenho incrível e ajusta-se automaticamente ás suas necessidades individuais. Disponíveis agora em três níveis de desempenho: o novo processador Intel® Core™ i3 2010, o novo processador Intel® Core™ i5 2010 e o novo processador Intel® Core™ i7 2010.
Recomendamos a leitura deste material, que engloba novos processadores e sua arquitetura. As informações estão publicadas no link da Intel, assinalado acima.
Pela primeira vez, existe uma família inteligente de processadores que proporciona desempenho incrível e ajusta-se automaticamente ás suas necessidades individuais. Disponíveis agora em três níveis de desempenho: o novo processador Intel® Core™ i3 2010, o novo processador Intel® Core™ i5 2010 e o novo processador Intel® Core™ i7 2010.
Recomendamos a leitura deste material, que engloba novos processadores e sua arquitetura. As informações estão publicadas no link da Intel, assinalado acima.
quinta-feira, 27 de maio de 2010
Processador Intel Xeon 5000 Para Servidores
Computadores da Série Xeon 5000 da Intel: Veja uma demonstração animada e simbólica de seu funcionamento neste link.
Site Para Consultas Sobre Hardware
Caros Alunos,
Sugiro consultarem o site Clube do Hardware para informações sobre processadores.
Lá encontrarão material em Português sobre os processadores que caem na prova de amanhã.
Sugiro consultarem o site Clube do Hardware para informações sobre processadores.
Lá encontrarão material em Português sobre os processadores que caem na prova de amanhã.
Assinar:
Postagens (Atom)